時域

時域

描述數學函數或物理信号對時間的關系
域表示範圍,時域是一個數學或物理詞彙,表示以時間為軸線,以時間為标尺為基準。時域(Time domain)是描述數學函數或物理信号對時間的關系。例如一個信号的時域波形可以表達信号随着時間的變化。時域響應是系統在施加一定形式的輸入信号後,研究系統的輸出量随時間的變化規律。控制系統的時域響應由動态過程和穩态過程兩部分組成,其中動态過程是指系統從初。時域是真實世界,是惟一實際存在的域。因為我們的經曆都是在時域中發展和驗證的,已經習慣于事件按時間的先後順序地發生。而評估數字産品的性能時,通常在時域中。[1]
    中文名:時域 外文名:Time domain 别名: 拼音:shíyù 注音:ㄕˊㄩˋ 筆畫數:18 領 域:通信技術

簡述

時域是描述數學函數或物理信号對時間的關系。例如一個信号的時域波形可以表達信号随着時間的變化。

若考慮離散時間,時域中的函數或信号,在各個離散時間點的數值均為已知。若考慮連續時間,則函數或信号在任意時間的數值均為已知。

在研究時域的信号時,常會用示波器将信号轉換為其時域的波形。

特性

時域是真實世界,是惟一實際存在的域。因為我們的經曆都是在時域中發展和驗證的,已經習慣于事件按時間的先後順序地發生。而評估數字産品的性能時,通常在時域中進行分析,因為産品的性能最終就是在時域中測量的。

圖與例

如圖2-1典型的時鐘波形

由上圖可知,時鐘波形的兩個重要參數是時鐘周期和上升時間。圖中标明了1GHz時鐘信号的時鐘周期和10-90上升時間。下降時間一般要比上升時間短一些,有時會出現更多的噪聲。

時鐘周期就是時鐘循環重複一次的時間間隔,通常用ns度量。時鐘頻率Fclock,即1秒鐘内時鐘循環的次數,是時鐘周期Tclock的倒數。

Fclock=1/Tclock

上升時間與信号從低電平跳變到高電平所經曆的時間有關,通常有兩種定義。一種是10-90上升時間,指信号從終值的10%跳變到90%所經曆的時間。這通常是一種默認的表達方式,可以從波形的時域圖上直接讀出。第二種定義方式是20-80上升時間,這是指從終值的20%跳變到80%所經曆的時間。

時域波形的下降時間也有一個相應的值。根據邏輯系列可知,下降時間通常要比上升時間短一些,這是由典型CMOS輸出驅動器的設計造成的。在典型的輸出驅動器中,p管和n管在電源軌道Vcc和Vss間是串聯的,輸出連在這個兩個管子的中間。在任一時間,隻有一個晶體管導通,至于是哪一個管子導通取決于輸出的高或低狀态。

上一篇:霞石正長岩

下一篇:存在主義

相關詞條

相關搜索

其它詞條